HERP Careers β版
Tokyo Artisan Intelligence株式会社
従業員数
-
設立年数
-
評価額
-
累計調達額
-

エッジAI技術を活用したソリューション開発・提供を行う大学発ベンチャー企業。ニューラルネットワーク圧縮技術とハードウェア実装技術を組み合わせ、産業インフラ、医療、エンターテイメント分野での人手不足解消や技術継承をサポート。独自開発のFPGAボードで低消費電力AIを実現。

本社所在地
-
設立
資本金
-
コーポレートサイト
https://tokyo-ai.tech/
こちらの求人にはHERP Careers経由での応募ができません。
新着

Tokyo Artisan Intelligence株式会社
HardwareEngineer(FPGA / RTL / チップ設計)の求人

募集概要

### 概要 当社では、お客様の要求を元に、コア技術であるニューラルネットワークの圧縮技術など最先端の技術を活用したエッジAIを用いて、お客様の課題を解決するAIアプリケーションおよびAI組み込みシステムの開発を行っています。また、当社のコア技術を活用した自社プロダクト(FPGA/CPU/GPU/カスタムチップ)の開発にも取り組んでいます。 ### 職務内容 現場実装に最適化されたエッジAIを搭載するシステムの開発を行っていただきます。近年エッジAIの社会実装が進んでいますが、計算処理を行う上で、鉄道現場や製造現場などでは厳しい条件下での動作が求められます(発熱や外的要因、消費電力など)。 それらの課題を解決するため、低消費電力かつ最大限のAI性能を引き出せるような独自のFPGAボードを開発しています。 また、このボードは自社開発AIコンピューティングボックス「SEASIDE」にも搭載されているため、 社内のAIエンジニアチームとも密に連携し、開発を行っていただきます。 【具体的な職務内容】 ・SystemVerilog による RTL 設計および検証 ・大規模回路設計、合成、タイミング検証 ・エッジAIシステム全体の組み込みに関わる協業業務 参考:「独自開発のエッジAI用FPGAボードを開発」https://tokyo-ai.tech/2025/08/06/news20250806/ 【従事すべき業務の変更の範囲】 会社の定める業務全般 ### 開発体制 当社のFPGA開発チームは、少数精鋭で裁量の大きい環境です。 マネージャーを筆頭に、実装担当、検証担当、研究・技術調査担当などそれぞれの経験に応じて役割を決定しています。 場合に応じて海外のエンジニアチームと協働もあり、異文化コミュニケーションスキルを活かせる機会があります。 自身でのワークフローや開発プロセスの提案なども歓迎します。 ### 求める経験・スキル 【必須の経験・スキル(MUST)】 下記いずれかの経験を有すること * SystemVerilogによるRTL設計・RTL検証経験 3年以上 【歓迎する経験・スキル(WANT)】 * アクセラレータIP開発、アーキテクチャ設計の経験 * ディープラーニングに関する知識 * Python、C++を使用した開発経験 * カスタムチップ開発経験 * UVM等を活用したモダンな検証環境構築経験 * 協力会社を含めたプロジェクトマネージメントの経験 * 英会話(ビジネスレベル) ### 求める人物像 * チームワークを大切にし、周囲と協力しながら成果を追求できる方 * 自ら課題を見つけ、主体的に仕事を進められる力を持つ方 * 技術への向上心を持つ方。日々新しい技術にアンテナを張り、積極的に学ぶ意欲のある方

応募概要

給与

年収 600万円 〜 1000万円 ・条件応相談 ・ストックオプションあり

勤務地

神奈川県横浜市港北区新横浜2丁目3−12 新横浜スクエアビル14階

雇用形態

正社員

勤務体系

<労働時間区分> 標準労働時間:8時間/日 フレックスタイム制 (フルフレックス) フレキシブルタイム:5:00-22:00 時間外労働有無:有 土・日・祝日、年末年始休暇、夏季休暇(3日間)、年次有給休暇、産前産後休暇、育児・介護休暇等

試用期間

福利厚生

・通勤手当(上限2万円/月) ・定期健康診断 ・ドリンク補助 ・オフィスグリコ ・キーボードなどの備品購入補助 ・副業可

更新日時:

2025/11/01 19:04